Perbedaan Antara Latch Dan Flip-Flop

Perbedaan Antara Latch Dan Flip-Flop
Perbedaan Antara Latch Dan Flip-Flop

Video: Perbedaan Antara Latch Dan Flip-Flop

Video: Perbedaan Antara Latch Dan Flip-Flop
Video: PERBEDAAN SR LATCH DAN FLIP FLOP 2024, April
Anonim

Latch vs Flip-Flop

Kait dan sandal jepit adalah blok bangunan dasar dari rangkaian logika sekuensial, oleh karena itu memori. Rangkaian logika sekuensial adalah jenis rangkaian digital yang merespons tidak hanya input saat ini, tetapi juga kondisi rangkaian saat ini (atau masa lalu). Untuk mencapai fungsi ini, rangkaian harus dapat mempertahankan statusnya sebagai informasi biner.

Lebih lanjut tentang Latch

Properti dasar perangkat memori adalah, ia harus dapat mempertahankan keluarannya pada keadaan tetap hingga diperintahkan untuk berubah. Fungsi ini disediakan oleh rangkaian logika bistable. Sederhananya, ia memiliki dua kondisi stabil; a Set state dan Reset state. Dengan konvensi, keadaan set dianggap sebagai 1 dan keadaan setel ulang dianggap sebagai 0. Elemen rangkaian seperti itu dikenal sebagai latch; analog dengan perangkat mekanis yang mengaitkan objek ke posisi tetap.

Basic Set-Reset latch (SR latch) adalah bentuk paling sederhana dari rangkaian bistable. Kait JK dan D adalah dua jenis kait lainnya. Operasi mereka diekspresikan dengan mudah oleh tabel kebenaran. Ini adalah representasi tabel dari semua hasil yang mungkin untuk status input yang berbeda.

Kunci dasar mengubah nilainya setiap kali masukan yang benar diberikan. Ini menimbulkan masalah untuk mengontrol bit data yang disimpan dalam kait di sirkuit besar. Kontrol lebih besar ke sirkuit bistable dapat diperkenalkan dengan melewatkan setiap input melalui gerbang AND. Dengan mengontrol gerbang AND menggunakan sinyal lain, input dapat diizinkan pada acara yang diinginkan. Input tambahan ini dikenal sebagai Enable, dan latch yang dikonfigurasi dengan cara ini dikenal sebagai clocked latch atau gated latch. Biasanya Pengaktifan dikontrol oleh jam, yang merupakan sinyal digital dengan interval yang diinginkan dari status tinggi (1) dan rendah (0).

Untuk D-latch clock, setiap kali clock dalam status tinggi, output mengasumsikan status tinggi untuk setiap status input tinggi. Perilaku ini disebut transparansi. Dalam beberapa aplikasi, transparansi kait merupakan kerugian.

Lebih lanjut tentang Sandal Jepit

Seringkali perlu memiliki kemampuan untuk mengambil sampel masukan pada saat tertentu dan mempertahankan nilainya secara internal. Karena transparansi, kait tersebut merespons peristiwa apa pun yang terjadi dalam keadaan jam tinggi. Sebagai solusinya, rangkaian bistable yang dipicu pada tepi naik atau tepi jatuh pulsa clock dapat digunakan. Sirkuit ini dikenal sebagai sandal jepit, yang sinkron dengan tepi pulsa clock. Oleh karena itu, Flip-Flop juga dikenal sebagai rangkaian multivibrator sinkron bistable. Di sisi lain, kait adalah sirkuit multivibrator bistable asinkron.

Sesuai dengan pengoperasian kait, jepit SR, JK, D, dan T juga dirancang.

Apa perbedaan antara Latches dan Flip Flop?

• Latch adalah rangkaian multivibrator bistable asinkron, dan flip-flop adalah rangkaian multivibrator bistable sinkron.

• Dalam kait, status yang dipertahankan dapat berubah kapan saja saat pengaktifan berada pada status tinggi, tetapi di sandal jepit, status yang dipertahankan hanya dapat berubah di tepi naik atau tepi jatuh dari sinyal clock yang diberikan sebagai input dari memungkinkan.

Direkomendasikan: